5 Тестовый вход (должен быть логический ноль). 6 Вход опорной частоты. входного. сигнала, на выводе: (1). 1508ПЛ7БУ, К1508ПЛ7БУ. 10 Входное напряжение.


Чтобы посмотреть этот PDF файл с форматированием и разметкой, скачайте его и откройте на своем компьютере.


Спецификация



©
АО «ПК
К Миландр»



ТСКЯ.431
32
2.00
1
СП


Версия 2.
3.0

от
12.09.2016


��&#x/Att;¬he; [/;&#xTop];&#x/Typ;/Pa;&#xgina;&#xtion;&#x/Sub;&#xtype;&#x/Hea;Þr0;&#x/Att;¬he; [/;&#xTop];&#x/Typ;/Pa;&#xgina;&#xtion;&#x/Sub;&#xtype;&#x/Hea;Þr0;
Микросхема синтезатора частот

1508ПЛ7А
У
, К1508ПЛ7А
У
,


1508ПЛ7Б
У
, К1508ПЛ7Б
У


Основные параметры
микросхемы





Напряжение питания 4,5
-
5,5В



Диапазон рабочих частот:


-

35МГц
-
1000МГц (тип А)


-

35МГц
-
500МГц (тип Б)



Диапазон опор
ных частот до 12

МГц



Коэффициент деления входной
част
о
ты 64
-
4100



Коэффициент деления опорной
част
о
ты 1
-
20



Д
иапазон температур:




Обозначение

Диапазон

1508ПЛ7А(Б)У

минус 60


85

С

ГГ



год выпуска

К1508ПЛ7А(Б)У

минус 60


85

С

Н
Н



неделя выпу
ска

К1508ПЛ7
А
(Б)
У
К

0


70

С





Тип корпуса:



28
-
и выводной металлокерамический корпус Н09.28
-



Общее описание и област
ь

применения микросхемы



Микросхема 1508ПЛ7А(Б), К1508ПЛ7А(Б) (далее 1508ПЛ7У)


цифровая
часть синтезатора частоты, построенного на

основе метода

ф
а
зовой

автоподстройки частоты

(ФАПЧ)
.



Микросхема состоит из ниже перечисленных блоков:



Предварительный
делитель частоты

8/9



Поглощающий счетчик



Основной делитель



Делитель опорной частоты



Фазочастотный детектор



Усилитель входной частоты


Спецификация 1508ПЛ7АУ, К1508ПЛ7АУ,
1508ПЛ7БУ,

К1508ПЛ7БУ

©

АО «ПКК Миландр»

ТСКЯ.431
322
.00
1
СП


2


��&#x/MCI; 00;&#x/MCI; 00;Описание выводов

Таблиц
а
1

Обозначение

вывода

Номер

вывода

Назначение вывода

Fin

1

Вход синтезируемой частоты

Reset

2

Общий

сброс


TST_En

3

Тестовый вход (должен быть логический ноль)

TST_CLK

4

Тестовый вход (должен быть логический ноль)

TST_Typ
e

5

Тестовый вход (должен быть логический ноль)

Fref

6

Вход опорной частоты

Din6

7

Коэффициент дел. вх частоты, разряд 6

Din7

8

Коэффициент дел. вх частоты, разряд 7

Din8

9

Коэффициент дел. вх частоты, разряд 8

Din9

10

Коэффициент дел. вх частоты
, разряд 9

Din10

11

Коэффициент дел. вх частоты, разряд 10

Din11

12

Коэффициент дел. вх. частоты, разряд 11

UccP

13

Питание выходных каскадов

GNDP

14

Земля выходных каскадов

Down

15

Выход опережения ведомого генератора

Up

16

Выход отставания ве
домого генератора

Lock

17

Выход активности фазового детектора

Din0

18

Коэффициент деления входной частоты, разряд 0

Din1

19

Коэффициент деления входной частоты, разряд 1

Din
5

20

Коэффициент деления входной частоты, разряд 5

Din4

21

Коэффициент деле
ния входной частоты, разряд 4

Din3

22

Коэффициент деления входной частоты, разряд 3

Din2

23

Коэффициент деления входной частоты, разряд 2

Cin2

24

Коэффициент деления опорной частоты, разряд 2

Cin1

25

Коэффициент деления опорной частоты, разряд 1

Cin0

26

Коэффициент деления опорной частоты, разряд 0

Ucc

27

Питание

GND

28

Общий




Спецификация 1508ПЛ7АУ, К1508ПЛ7АУ,
1508ПЛ7БУ,

К1508ПЛ7БУ

©

АО «ПКК Миландр»

ТСКЯ.431
322
.00
1
СП


3


��&#x/MCI; 00;&#x/MCI; 00;Указани по применению и эксплуатации


При ремонте аппаратуры и измерении параметров микросхем замену
ми
к
росхем необходимо проводить только при о
т
ключенных источниках питан
ия.

Инструмент для пайки (сварки) и монтажа не должен иметь потенциал,
пр
е
вышающий 0,3 В относительно шины «общий».

Запрещается подведение каких
-
либо электрических сигналов (в том чи
с
ле
шин «Питание», «Общий») к выводам микросхем, не используемым согласно
сх
е
ме
электрической.

Технологическая перемычка

ТП1
, расположенная между выводами 10
-
11,
электрически соединена с крышкой, технологическая перемычка

ТП2
,
расположенная между выводами 24
-
25, электрически соединена с монтажной
площадкой.

Технологические перем
ычки рекомендуется соединить с шиной «Общий».


Описание функционирования микросхемы

Общее описание


Двухмодульный
предварительный д
елитель частоты

с поддержкой
разрешающей способности сист
е
мы вместе со сч
е
тчиками А (Поглощающий
счетчик) и В (Основной делитель) обр
а
зуют делитель
с переменным
коэффициентом деления
N

=
BP

+
A
. Значение сч
е
т
чика А лежит в диапазоне от 0
до 7, а значение В
-

от 3 до 512.
Предварительный
делитель частоты
имеет
двойной коэ
ф
фициент деления 8/9. Общий коэффициент деле
ния определяется по
формуле:


K

=

8 x (D[11:3] + 2) + D[2:0]


(
1
)


где биты
D
[11:0] выставляются на управляющих выводах ИМС. Смещение на +2
с
вязанно с конструктивными особенностями сч
е
тчика А. Минимальный
р
азреш
е
нный коэффициент деления
К = 64. С этого значения начинается
непрерывный ряд коэффициентов. При этом минимальное разрешенное значение
числа
D
[11:0]

=

48.


Предварительный делитель частоты

работает от высокоч
астотного сигнала
,

сформированного вхо
д
ным усилителем и делит входную частоту до значения, при
котором могут работать КМОП
-
сч
е
тчики А и В. Максимальная рабочая частота
КМОП
-
сч
е
тчиков при
U
CC

= 4,
5 В не более 200 МГц. Например, если максимальная
входная час
тота с
о
ставляет 1000 МГц, и при наименьшем коэффициенте деления
предварительн
о
го

делител
я

частоты

мы пол
у
чим выходную частоту, поступающую
на сч
е
тчики А и В, равную 125 МГц (1000/8 = 125), что удовлетворяет условию
работы сч
е
тчиков.


Фазочастотный детектор


Блок представляет соб
ой фазовый детектор с шириной захвата

{
-
2
π
;+2
π
} без
“мертвой зоны” и с элементом
DELAY
,

обеспечивающим антилюфтовый импульс.
Сигнал на выходе
Up

формируется при условии (
f
REF



f
/
K
) > 0. Сигнал на выходе
Down

формируется при условии (
f
/
K

-

f
REF
�) 0.


Спецификация 1508ПЛ7АУ, К1508ПЛ7АУ,
1508ПЛ7БУ,

К1508ПЛ7БУ

©

АО «ПКК Миландр»

ТСКЯ.431
322
.00
1
СП


4


��en-US&#x/MCI; 0/;&#xLang;&#x en-;&#xUS00;&#x/MCI; 0/;&#xLang;&#x en-;&#xUS00;&#x/MCI; 10;&#x/MCI; 10;
Рис
унок

1
.

Структурная схема синтезатора частоты 1508ПЛ7У

Описание режимов функционирования



При использовании микросхемы в синтезаторе частоты с фазовой
автопо
д
стройкой частоты выходная частота управляемого генератора
определяется по
формуле:


f= f
REF
*K/
K
REF



(
2
)


где:


f

-

синтезируемая частота
;


f
REF

-

частота опорного генератора;


K

-

коэф
фициент деления входной частоты;


K
REF

-

коэффициент деления опорной ча
с
тоты.



Коэффициент деления опорной частоты по входу
f
REF

(6) необходимо
зад
а
вать на входы
Cin
(2),
Cin
(1),
Cin
(0) согласно

таблице 2
.


Таблица
2

К
REF

1

2

4

5

8

10

16

20

Cin
(2)

1

0

0

1

0

1

0

1

Cin
(1)

1

0

0

0

1

0

1

1

Cin
(0)

1

0

1

0

0

1

1

0



Сигналу «0» соответствует подключение к выводу «Общий», а сигналу «1»
соответствует подключение вывода к шине питания
Ucc
.

Коэффициент деления входной частоты по входу
f

(1) необходимо задавать
на вх
о
ды
D
in
(11)…
Din
(0) согласно формуле
(
3
)
.


Сигналу «0» соответствует подключение к выводу «Общий», а сигналу «1»
соответствует подключение вывода к шине питания
Ucc
.

Спецификация 1508ПЛ7АУ, К1508ПЛ7АУ,
1508ПЛ7БУ,

К1508ПЛ7БУ

©

АО «ПКК Миландр»

ТСКЯ.431
322
.00
1
СП


5


��&#x/MCI; 00;&#x/MCI; 00;
Din

(11:0)=

К(
b
)


1000(
b
),




(
3
)


где:


Din
(11:0)
-

состояние подключения выводов
Din
(11)

-

Din
(0);


К(
b
)
-

значение коэффициента деления, выраженное в

двоичном коде;


1000(
b
)
-

поправочный коэффициент в двоичном коде.


Пример включения ИС при
f
REF
=

10

МГц и
f
=

500

МГц и необходимом шаге
сетке частот 1

МГц.

Коэффициент деления опорной частоты будет равен
K
REF
= 10.

Подключение ИС по входам
Cin
(2…0) произв
одится согласно таблице

10.

Необходимый коэффициент деления
К=500, следовательно К(
b
)=111110100, а
значение Din(11:0)= 111101100, согласно формуле (1).

Если Din(11:0) содержит менее 12 знаков, то необходимо в начало числа
дополнить 0 (нулями) до 12 знаков,

т.е Din(11:0)= 000111101100,

Подключение ИС по входам
Din
(11…0) производится согласно таблице

3.

Схема включения приведена на рисунке 5.


Определение состояния выводов ИС












Таблица 3

Обозначение вывода
Din

11

10

9

8

7

6

5

4

3

2

1

0

Номер вывода
ИС

12

11

10

9

8

7

20

21

22

23

19

18

Коэффициент
деления

Значение
Din(11:0)

-

-

-

-

-

-

-

-

-

-

-

-

500

111101100

0

0

0

1

1

1

1

0

1

1

0

0



Микросхема функционирует в соответствии с формулой
f
=
f
REF

C
»

«
D
»

где:

f

-

частота входного сигнала
;

f
REF


-

частота опорного сигнала
;

«С»

-

коэффициент деления
,

заданный по входам С (2
-
0)
;

«D»

-

коэффициент деления
,

заданный по входам D (11
-
0)
.


На входы фазового детектора поступают частоты
f
1 и
f
REF
1,
рассчитанные

по
формулам:


f
1=
f

D
»




f
REF
1=
f
REF
/
«С»

f
REF
1

-


где:

f
1

-

деленная частота ведомого генератора

f
REF
1

-

деленная частота опорного генератора

Временная диаграмма работы микросхемы в режиме показана на рисунках 2, 3, 4.


Если ведомый генератор отстает от опорного
,

то вырабатывается сигнал
Down

в соответствии с рисунком 2, если ведомый генератор опережает опорный, то
вырабатывается сигнал
Up
, в соответствии с рисунком 3, если сигналы ведомого и
опорного генератора совпадают по частоте и фазе,
то сигналы

Up

Down

вырабатываются в соответствии с р
исунком 4.

Сигнал
Lock

является логической суммой сигналов
Up

и
Down
, т.е.

равен
Up

или
Down
.


Спецификация 1508ПЛ7АУ, К1508ПЛ7АУ,
1508ПЛ7БУ,

К1508ПЛ7БУ

©

АО «ПКК Миландр»

ТСКЯ.431
322
.00
1
СП


6




Рисунок 2
.

Сигналы ведомого генератора
отстают от
с
игналов
опорного генератора

Рисунок 3
.

Сигналы ведомого

генератора опережают
сигналы
опорн
о
го

генератор
а


Рисунок 4.

Сигналы ведомого и

опорного генератор
о
в

совпадают


Примеры:


1) необходимый коэффициент деления К=100, следовательно К(
b
)=1100100, а
значение
Din
(11:0)
=
1011100. Если
Din
(11:
0) содержит менее 12 знаков, то
необходимо в начале числа дополнить 0 (нулями) число до 12 знаков, т.е.
Din
(11:0)=
000001011100.


2) необходимый коэффициент деления К=2005, следовательно К(
b
)=11111010101,

а
значение
Din
(11:0)= 11111001101.


Состояние выводов

ИС указано в таблице 4.

Таблица 4

Обозначение контакта Din

11

10

9

8

7

6

5

4

3

2

1

0

Номер контакта ИС

12

11

10

9

8

7

20

21

22

23

19

18

Коэффициент
деления

Значение
Din(11:0)

-

-

-

-

-

-

-

-

-

-

-

-

100

1011100

0

0

0

0

0

1

0

1

1

1

0

0

2005

11111001101

0

1

1

1

1

1

0

0

1

1

0

1



Режимы работы микросхемы в зависимости от управляющих входов
приведены в таблице 5.

Спецификация 1508ПЛ7АУ, К1508ПЛ7АУ,
1508ПЛ7БУ,

К1508ПЛ7БУ

©

АО «ПКК Миландр»

ТСКЯ.431
322
.00
1
СП


7


��&#x/MCI; 00;&#x/MCI; 00;
Таблица 5



Управляющие входы

Входы

Выходы

режим


TST_En

TST_CLK

TST_Type

Reset

Fin

Fref

Up

Down

Look


1

0

0

0

0

Fin

Fref

Up

Down

Look

основ
ной

2

0

0

0

1

Fin

Fref

Up

Down

Look

Reset

3

0

1

0

1

-

-

Up

Down

Look

Sleep

4

1

FD1

0

0

CLK1

FD2

Up

Down

Pre.

Test1

5

1

-

1

0

-

CLK2

R.C.

M.C.

F.C.

Test2



Основной режим



основной режим работы микросхемы в составе изделий.



Reset

режим



вывод
Reset

безусловно сбрасывает все счетчики
микросхемы в исходное состояние кроме входного
предварительн
о
го

делител
я

частоты
. Исходное состояние для делителя входной частоты соответствует входам
Din
(11:0).



Sleep

режим



переводит входные усилители и
предвар
ительный делитель
частоты

в выключенное состояние
.



Test
1 режим:



по входу
Fin

проверяется работа усилителя входной частоты совместно с
предварительны
м

делител
е
м

частоты
.

Выходом
теста является вывод
Look
.
Коэффициент деления равен

34;



по входам
Fin

и
Fref

проверяется автономная работа фазового детектора.



Test
2 режим


по вх
оду
Fref

одновременно проверяется три счетчика:



R
.
C
.


делитель опорной частоты, выход
Up
, управление коэффициентом
деления входы
Cin

(11:0).



M
.
C
.
-

делитель входной частоты, выход
Down
, управление коэффициентом
деления входы
Din

(11:0).



F
.
C
.


поглощающий

счетчик проверяется совместно делителем входной
частоты, выход
Look
, управление коэффициентом деления входы
Din

(11:0).



Спецификация 1508ПЛ7АУ, К1508ПЛ7АУ,
1508ПЛ7БУ,

К1508ПЛ7БУ

©

АО «ПКК Миландр»

ТСКЯ.431
322
.00
1
СП


8


��&#x/MCI; 00;&#x/MCI; 00;Типовая схема включения




1508ПЛ7У
-

включаемая микросхема;

G
1



-

генератор
f
= 10 МГц;

U
1
,
U
2


-

источ
ники постоянного напряжения,
U
CC
= 5 В

10%;

А1



-

схема управления ГУН;

А2



-

схема определения захвата частоты;

А3



-

генератор, управляемый напряжением (ГУН);

L
1,
L
2


-

катушка индуктивности,

L
1=
L
2= 10 мкГн;

C
1…С4

-

конденсаторы,

C1=
C
2=
C
3= 1 мкФ


5 %;

C4= 10 нФ


5 %;


Рис. 5

Типовая схема включения
при:
f
REF
= 10 МГц,
f
= 500 МГц.


Спецификация 1508ПЛ7АУ, К1508ПЛ7АУ,
1508ПЛ7БУ,

К1508ПЛ7БУ

©

АО «ПКК Миландр»

ТСКЯ.431
322
.00
1
СП


9


��&#x/MCI; 00;&#x/MCI; 00;Предельные и предельно
-
допустимые режимы работы


Таблица 6



п/п

Наименование
параметра

Обозначение
параметра

Норма параметра

Ед
-
цы

измер

Предельно
-

допустимый режим


Предельный
режим

не

менее

не

более

не

менее

не

более

1

Напряжение питания

U
CC

4,5

5,5

минус
0,5

7

B

2

Входное напряжение
низкого уровня,


на выводах:

(7…12, 18…26)

при:

UCC= 5,5 В

U
IL



U
CC

0,2

минус
0,5



B

3

Входное напряжение
высокого уровня,


на выводах: (7…12,
18…26)

при:

U
CC
= 5,5 В

U
IH

U
CC

0,8





U
CC
+0,5

B

4

Частота опорного
сигнала,

на выводе: (6)

f
REF



12





МГц

5

Емкость нагрузки

C
L



30





пФ

1508
ПЛ7АУ, К1508ПЛ7АУ

6

Входное напряжение
низкого уровня опорной
частоты,

на выводе:
(6)

U
IL_REF



U
CC

0,2

минус
0,5



В

7

Входное напряжение
высокого уровня
опорной частоты,

на выводе: (6)

U
IH_REF

U
CC

0,8





U
CC
+0,5

В

8

Входное напряжение
(среднеквадратичное),

на выводе: (1)

при: 35 < f < 70 МГц,

750 f


1000 МГц

U
I_RMS

0,8



минус

0,5*

U
CC
+0,5*

В

при: 70


f


750 МГц

0,4



9

Частота входного
сигнала,

на выводе: (1)

f

35

1000





МГц

1508
ПЛ7БУ, К1508ПЛ7БУ


10

Входное напряжение
низкого уровня опорной
частоты

на выводе: (6)

U
IL_REF



0,8

минус
0,5



B

11

Входное напряжение

высокого уровня
U
IH_REF

2,0





UCC+0,5

B

Спецификация 1508ПЛ7АУ, К1508ПЛ7АУ,
1508ПЛ7БУ,

К1508ПЛ7БУ

©

АО «ПКК Миландр»

ТСКЯ.431
322
.00
1
СП


10


��&#x/MCI; 00;&#x/MCI; 00;№

п/п

Наименование
параметра

Обозначение
параметра

Норма параметра

Ед
-
цы

измер

Предельно
-

допустимый режим


Предельный
режим

не

менее

не

более

не

менее

не

более

опорной частоты
,

на выводе: (6)

12

Входное напряжение
(среднеквадратичное),

на выводе: (1)

при: 35 < f < 70 МГц,
450 f


500 МГц

U
I_RMS

0,8



минус
0,5*

U
CC
+0,5*

В

при: 70


f


450 МГц

0,4



13

Частота в
ходного
сигнала,

на выводе: (1)

f

35

500





МГц


Примечани
я:

1

*

-

Приведено абсолютное значение параметра.

2


-

Не допускается одновременное воздействие нескольких предельных режимов.


Спецификация 1508ПЛ7АУ, К1508ПЛ7АУ,
1508ПЛ7БУ,

К1508ПЛ7БУ

©

АО «ПКК Миландр»

ТСКЯ.431
322
.00
1
СП


11


��&#x/MCI; 00;&#x/MCI; 00;Электрические параметры микросхемы

Таблица 7




п/п

Наименование п
араметра

Обозначение

параметра

Условия

измерения

Норма
параметра


Ед
-
цы

измер

Мин.

Макс.

1

Выходное напряжение
низкого уровня,

на выводах: Down (15), Up
(16), Lock (17)

U
OL

U
CC
= 4,5 В,

I
O
= 1мА



0,45

В

2

Выходное напряжение
высокого уровня,

на в
ыводах: Down (15), Up
(16) , Lock (17)

U
OH

U
CC
=4,5В,

I
O
= минус 1мА

4,05



В

3

Входной ток низкого
уровня,

на выводах:

(6, 7…12, 18…26)

I
IL


минус 1

1

мкА

4

Входной ток высокого
уровня,

на выводах:

(6, 7


12, 18


26)

I
IH


минус 1

1

мкА

5

Входной то
к низкого уровня
на тестовых выводах, на
выводах: (2…5)

I
IL_T


минус
100

100

мкА

6

Входной ток высокого
уровня на тестовых
выводах, на выводах:

(2


5)

I
IH_T


минус
100

100

мкА

7

Динамический ток
потребления,

на выводах: (13, 27)

I
OCC

U
CC
= 5,5 В



30

м
А

8

Ток потребления,

на выводах: (13, 27)

I
CC

U
CC
= 5,5 В



12

мА

9

Коэффициент деления
основной частоты

K


64

4100


10

Коэффициент деления
опорной частоты

K
REF


1

20


11

Время нарастания
выходного сигнала,

на выводах: 15, 16, 17

t
r




20

нс

12

Время
спада выходного
сигнала,

на выводах: 15, 16, 17

t
f




20

нс


Спецификация 1508ПЛ7АУ, К1508ПЛ7АУ,
1508ПЛ7БУ,

К1508ПЛ7БУ

©

АО «ПКК Миландр»

ТСКЯ.431
322
.00
1
СП


12


��&#x/MCI; 00;&#x/MCI; 00;Типовые зависимости


Для 1508ПЛ7АУ



Рис. 6
.

Типовая зависимость тока потребления от входной частоты

при напряжении питания 4,5В и 5,5В



Рис. 7
.
Типовая зависимость минимального входного
напряжения от частоты
сигнала и область гара
н
тированной работы ИС по входу Fin.

Fвх(МГц)

Спецификация 1508ПЛ7АУ, К1508ПЛ7АУ,
1508ПЛ7БУ,

К1508ПЛ7БУ

©

АО «ПКК Миландр»

ТСКЯ.431
322
.00
1
СП


13


��en-US&#x/MCI; 0/;&#xLang;&#x en-;&#xUS00;&#x/MCI; 0/;&#xLang;&#x en-;&#xUS00;Для 1508ПЛ7БУ



Рис. 8
.

Типовая зависимость тока потребления от входной частоты

при напряжении питания 4,5В и 5,5В



Рис. 9
.

Типовая зависимость минимального входного напр
яжения от частоты
сигнала и область гара
н
тированной работы ИС по входу Fin.


Спецификация 1508ПЛ7АУ, К1508ПЛ7АУ,
1508ПЛ7БУ,

К1508ПЛ7БУ

©

АО «ПКК Миландр»

ТСКЯ.431
322
.00
1
СП


14


��&#x/MCI; 00;&#x/MCI; 00;Габаритный чертеж микросхемы



Рис. 10
.

Корпус Н09.28
-



Спецификация 1508ПЛ7АУ, К1508ПЛ7АУ,
1508ПЛ7БУ,

К1508ПЛ7БУ

©

АО «ПКК Миландр»

ТСКЯ.431
322
.00
1
СП


15


��&#x/MCI; 00;&#x/MCI; 00;Информация для заказа


Обозначение

Маркировка

Тип корпуса

Температурный
диапазон

1508ПЛ7
АУ

1508ПЛ7АУ

Н09.28
-


минус 60


85

С

К1508ПЛ7АУ

К1508ПЛ7АУ

Н09.28
-


минус 60


85

С

К1508ПЛ7АУК

К1508ПЛ7АУ


Н09.28
-


0


70

С

1508ПЛ7БУ

1508ПЛ7БУ

Н09.28
-


м
инус 6
0


85

С

К1508ПЛ7БУ

К1508ПЛ7БУ

Н09.28
-


минус 60


85

С

К1508ПЛ7
Б
У
К

К1508ПЛ7БУ


Н09.28
-


0


70

С



Микросхемы с приемкой «ВП» маркируются ромбом.

Микросхемы с приемкой «ОТК» маркируются буквой «К»
.


Спецификация 1508ПЛ7АУ, К1508ПЛ7АУ,
1508ПЛ7БУ,

К1508ПЛ7БУ

©

АО «ПКК Миландр»

ТСКЯ.431
322
.00
1
СП


16


��&#x/MCI; 00;&#x/MCI; 00;

Лист регистрации изменений



п/п

Дата

Версия

Краткое содержание изменения

№№
изменяемых
листов

1

0
2.0
4
.2010

1.2

Корректировка н
а основании планового

пересмотра документации.

1, 9

2

27.04.2010

1.3

Замена логотипа

1

3

12.07.2010

2.0

Изменение формы таблицы 6, 7

9
-
11

4

14.12.2010

2.1

Введение перемычек

1

5

04.1
1
.2011

2.2

Уточнение наименования микросхем

По тексту

6

12.09.2016

2.
3.0

Добавлен раздел «Указания по
применению и эксплуатации»

3














Приложенные файлы

  • pdf 4396558
    Размер файла: 637 kB Загрузок: 2

Добавить комментарий